您当前的位置:科技成果 > 一种并行高速链路系统的快速时域仿真方法

一种并行高速链路系统的快速时域仿真方法

1622020/03/16
基本信息
  • 成果类型 高等院校
  • 委托机构 西安电子科技大学
  • 成果持有方 西安电子科技大学
  • 行业领域 其他电子信息
  • 项目名称 一种并行高速链路系统的快速时域仿真方法
  • 知识产权 发明专利
  • 成果成熟度
  • 项目简介 本发明公开了一种并行高速链路系统的快速时域仿真方法,本发解决现有技术对于脉冲边沿不对称及器件非线性系统驱动器无法得到最坏码型和最坏眼图,对信号抖动参数的计算描述不明确,眼宽的计算精度不高的问题。本发明实现步骤是:(1)选用并行高速链路系统;(2)建立SPICE模型;(3)获得边沿响应信号(4)计算仿真阶数;(5)获得上升边和下降边向量(6)获得最坏码型序列向量;(7)获得预估的最坏眼图;(8)用步骤(2)建立的SPICE模型仿真最坏眼图;(9)获得预估精度的绝对误差。本发明能够得到精确的眼宽和抖动数据。
交易信息
  • 意向交易额 面议
  • 挂牌时间 2021/03/16
  • 委托机构 西安电子科技大学
  • 分享至: